±Ð¨|³¡ÅU°Ý«Ç¡u§Þ¾®Õ°|¶i¶¥FPGA»P¨t²ÎÂú«¬³]p½Òµ{±À¼spµe¡v
½Òµ{°V½m¡]¤G¡^
¤@¡B«ü¾É³æ¦ì¡G±Ð¨|³¡ÅU°Ý«Ç
¤G¡B¥D¿ì³æ¦ì¡G¸t¬ù¿«¬ì§Þ¤j¾Ç
¤T¡B®É¶¡¡G¤E¤Q¤»¦~¤»¤ë¤C¤é¡]¬P´Á¥|¡^¤E®É¦Ü¤Q¤G®É
¥|¡B¦aÂI¡G¹q¾÷¸ê°T¤j¼Ó¥|¼Ó E414±Ð«Ç
¤¡B½Òµ{¬ã°Q·|¤º®e¡GNios2ªºDSP§Ö³t³nµwÅé³]p½Òµ{°V½m
®É ¶¡ |
½Ò µ{ ¤º ®e |
Á¿®v |
¥D«ù¤H |
9:00-10:20 |
Introduction to DSP
Builder |
·¨¸t¥ß |
³¯·çº³ ¦Ñ®v |
10:20-10:40 |
¡¯ ¥ð ®§ ®É ¶¡
¡¯ |
||
10:40-12:00 |
Nios2 Embedded DSP
Accelerator |
·¨¸t¥ß |
¡iÁ¿®v¤¶²Ð¡j
¡°